所选语种没有对应资源,请选择:

本站点使用Cookies,继续浏览表示您同意我们使用Cookies。Cookies和隐私政策>

提示

尊敬的用户,您的IE浏览器版本过低,为获取更好的浏览体验,请升级您的IE浏览器。

升级

CX916, CX916L, CX930 交换模块 V100R001 诊断命令参考 04

评分并提供意见反馈 :
华为采用机器翻译与人工审校相结合的方式将此文档翻译成不同语言,希望能帮助您更容易理解此文档的内容。 请注意:即使是最好的机器翻译,其准确度也不及专业翻译人员的水平。 华为对于翻译的准确性不承担任何责任,并建议您参考英文文档(已提供链接)。
display clock fpga

display clock fpga

命令功能

display clock fpga命令用来显示主备主控时钟板芯片寄存器当前的值。

命令格式

display clock fpga [ address length ] slot slot-id

参数说明

参数 参数说明 取值
address 寄存器地址。 十六进制整数形式,取值范围是0~2FF。
length 显示寄存器的个数。 整数形式,取值范围是1~256。
slot slot-id 指定主控板的槽位号。 整数形式,取值范围请根据设备实际配置选取。

视图

诊断视图

缺省级别

3:管理级

使用指南

应用场景

定位时钟芯片故障时使用。

使用实例

# 读取指定寄存器的值。

<HUAWEI> system-view
[~HUAWEI] diagnose
[~HUAWEI-diagnose] display clock fpga
CLK FPGA information:                                                           
Addr:0x210, Value: 0x0081, ref clk0 sel src                                     
Addr:0x211, Value: 0x00c4, ref clk0 los det src                                 
Addr:0x21b, Value: 0x00ff, ref clk0 sig en 
翻译
下载文档
更新时间:2019-08-09

文档编号:EDOC1000178140

浏览量:4185

下载量:56

平均得分:
本文档适用于这些产品
相关版本
相关文档
Share
上一页 下一页